SR锁存器与D锁存器设计与建模

article/2025/3/1 18:07:13

⭐本专栏针对FPGA进行入门学习,从数电中常见的逻辑代数讲起,结合Verilog HDL语言学习与仿真,主要对组合逻辑电路与时序逻辑电路进行分析与设计,对状态机FSM进行剖析与建模。
🔥文章和代码已归档至【Github仓库:hardware-tutorial】,需要的朋友们自取。或者公众号【AIShareLab】回复 FPGA 也可获取。

锁存器和触发器的基本特性

锁存器和触发器是构成时序逻辑电路的基本逻辑单元,它们具有存储数据的功能。
每个锁存器或触发器都能存储1位二值信息,所以又称为存储单元或记忆单元。
若输入信号不发生变化,锁存器和触发器必然处于其中一种状态,且一旦状态被确定,就能自行保持不变,即长期存储1位二进制数。
电路在输入信号的作用下,会从一种稳定状态转换成为另一种稳定状态。

锁存器(Latch)与触发器(Flip Flop)的区别

锁存器(Latch)—— 没有时钟输入端,对脉冲电平敏感的存储电路,在特定输入脉冲电平作用下改变状态。

触发器(Flip Flop)——每一个触发器有一个时钟输入端。对脉冲边沿敏感的存储电路,在时钟脉冲的上升沿或下降沿的变化瞬间改变状态。

基本SR锁存器

用与非门构成的基本SR锁存器

方框外侧输入端的小圆圈和信号名称上面的小横线均表示输入信号是低电平有效的,同时为了区别,这种锁存器有时也称为基本 SR 锁存器。

现态: R ˉ \bar{R} Rˉ, S ˉ \bar{S} Sˉ 信号作用前Q端的状态, 现态用 Q n Q^{n} Qn 表示。

次态: $ \bar{R}$ 、 S ˉ \bar{S} Sˉ 信号作用后Q端的状态, 次态用 Q n + 1 Q^{n+1} Qn+1 表示。

a.电路图

b.功能表

约束条件:

S ˉ + R ˉ = 1 \bar{S}+\bar{R}=1 Sˉ+Rˉ=1
例 当S、R的波形如下图虚线上边所示,试画出Q和 Q对应的波形(假设原始状态Q=0 )。

门控D锁存器

1.电路结构

国标逻辑符号

E = 0 E=0 E=0 时, S ˉ = R ˉ = 1 \bar{S}=\bar{R}=1 Sˉ=Rˉ=1 ,无论 D 取什么值, Q 保持不变。
E = 1 E=\mathbf{1} E=1 时,使能信号有效

  • D = 1 D=\mathbf{1} D=1 时, S ˉ = 0 \bar{S}=\mathbf{0} Sˉ=0 R ˉ = 1 \bar{R}=\mathbf{1} Rˉ=1 , Q 被置 1 ;
  • D = 0 D=\mathbf{0} D=0 时, S ˉ = 1 \bar{S}=1 Sˉ=1 R ˉ = 0 \bar{R}=\mathbf{0} Rˉ=0 , Q 被置 0 。

E = 1 E=\mathbf{1} E=1 期间, D 值将被传输到输出端 Q ,而当 E 由 1 跳变为 0 时,锁存器将保持跳变之前瞬间 D 的值。因此, D \mathrm{D} D 锁存器常 被称为透明锁存器 (Transparent Latch)。

门控D锁存器特性表和特性方程

D锁存器的特性表

卡诺图


Q n + 1 = E ˉ ⋅ Q + E ⋅ D Q^{n+1}=\bar{E} \cdot Q+E \cdot D Qn+1=EˉQ+ED

门控D锁存器波形图

初始状态为Q =1

门控D 锁存器的Verilog HDL建模

试对图所示的D锁存器进行建模。

//版本1: Structural description of a D latch 
module Dlatch_Structural (E, D, Q, Q_);input  E,  D ;output Q,  Q_;wire   R_, S_;nand N1(S_, D, E);nand N2(R_,~D, E);SRlatch_1 N3(S_, R_, Q, Q_);
endmodule

//Structural description of a SR-latch 
module SRlatch_1 (S_, R_, Q, Q_);input  S_,R_;output Q, Q_;nand N1(Q, S_,Q_);nand N2(Q_,R_,Q );
endmodule

版本1的特点:

第一个版本根据图4.1.3使用基本的逻辑门元件,采用结构描述风格,编写了两个模块,这两个模块可以放在一个文件中,文件名为Dlatch_Structural.v。

在一个文件中可以写多个模块,其中有一个是主模块(或者称为顶层模块)。

文件名必须使用顶层模块名。本例中Dlatch_Structural是主模块,它调用SRlatch_1模块。

//版本2: Behavioral description of a D latch 
module Dlatch_bh (E, D, Q, Q_);input  E, D;output Q, Q_;reg Q;assign Q_ = ~Q;always @(E or D)if (E)  Q <= D; //当使能有效E=1时,输出跟随输入变化else Q <= Q; //当E=0时, Q保持不变
endmodule

版本2的特点:

第二个版本采用功能描述风格的代码,不涉及到实现电路的具体结构,靠“算法”实现电路操作。对于不太喜欢低层次硬件逻辑图的人来说,功能描述风格的Verilog HDL是一种最佳选择。其中“<=”为非阻塞赋值符,将在下一节介绍。

注意:

  • always内部不能使用assign。
  • 在写可综合的代码时,建议明确地定义if-else中所有可能的条件分支,否则,就会在电路的输出部分增加一个电平敏感型锁存器。

参考文献:

  1. Verilog HDL与FPGA数字系统设计,罗杰,机械工业出版社,2015年04月
  2. Verilog HDL与CPLD/FPGA项目开发教程(第2版), 聂章龙, 机械工业出版社, 2015年12月
  3. Verilog HDL数字设计与综合(第2版), Samir Palnitkar著,夏宇闻等译, 电子工业出版社, 2015年08月
  4. Verilog HDL入门(第3版), J. BHASKER 著 夏宇闻甘伟 译, 北京航空航天大学出版社, 2019年03月

http://chatgpt.dhexx.cn/article/E2W55nUf.shtml

相关文章

【基础知识】~ 锁存器/触发器、寄存器

本章目录&#xff1a; 1. 锁存器/触发器1.1 概念1.2 性质1.3 分类1.4 二者区别1.5 为什么锁存器不好&#xff1f;1.6 小问题&#xff0c;大智慧 2. 寄存器3. 基本SR锁存器3.1 符号表示的意义3.2 由与非门构成的3.3 由或非门构成的 4 门控SR锁存器4.1 电平触发4.1.1 带异步清零和…

数字电路:常见的锁存器浅析

转载自&#xff1a; 数字电路&#xff1a;常见的锁存器浅析&#xff08;S-R,S‘-R‘,使能端的S-R&#xff0c;D&#xff09;_李嘉祎的博客-CSDN博客_锁存器 转载是怕万一博主删除&#xff0c;侵删。 锁存器是数字电路中基础的基础&#xff0c;本文将展现出常用的锁存器类型&a…

锁存器、D触发器、寄存器理解

1、锁存器 锁存器对脉冲的电平敏感&#xff0c;也就是电平触发&#xff0c;在有效的电平下&#xff0c;锁存器处于使能状态&#xff0c;输出随着输入发生变化&#xff0c;此时它不锁存信号&#xff0c;就像一个缓冲器一样&#xff1b;在锁存器没有使能时&#xff0c;则数据被锁…

锁存器、触发器、寄存器

1.锁存器&#xff08;Latch&#xff09; 1.1.SR锁存器&#xff08;基本锁存器&#xff09; 由两个或非门或者两个与非门组成&#xff0c;电路结构、图形符号和特性表如下所示。 此时&#xff0c;输出状态&#xff08;次态&#xff09;与输入状态、锁存器初态都有关。 1.2.电平触…

【计算机组成原理】寄存器的本质——锁存器

一.逻辑门电路 逻辑门的与门知道吧 逻辑门的或门听说过吧 逻辑门中的非门简单吧 基础知识就复习到这里&#xff08;—...—&#xff09; 二.AND—OR锁存器 如果把与门的其中一个输入与输出连接在一起会发生什么&#xff1f; 我们可以观察到&#xff0c;激活状态后无论IN1输入…

数字电路基础---锁存器

目录 锁存器 1、简介 2、实验任务 3、程序设计 3.1、缺少 else 分支的锁存器代码 3.2、补齐 else 分支 3.3、缺少 default 的 case 语句的锁存器代码 3.3、补齐 default 的 case 语句 4、本章总结 锁存器 锁存器&#xff08;俗称 Latch&#xff09;是数字电路中的一种…

硬件基础——锁存器

双稳态 在电子电路中。双稳态电路的特点是&#xff1a;在没有外来触发信号的作用下&#xff0c;电路始终处于原来的稳定状态。在外加输入触发信号作用下&#xff0c;双稳态电路从一个稳定状态翻转到另一个稳定状态。由于它具有两个稳定状态&#xff0c;故称为双稳态电路。双稳态…

锁存器、触发器和寄存器

锁存器 锁存器&#xff08;latch&#xff09;---对脉冲电平敏感&#xff0c;在时钟脉冲的电平作用下改变状态 锁存器是电平触发的存储单元&#xff0c;数据存储的动作取决于输入时钟&#xff08;或者使能&#xff09;信号的电平值&#xff0c;当锁存器处于使能状态时&#…

锁存器的使用

实际举例&#xff1a; GPIO_Write(GPIOC,~(1<<(leds7))); //写入c端口为000000001 GPIO_SetBits(GPIOD,GPIO_Pin_2); //使输出有效 GPIO_ResetBits(GPIOD,GPIO_Pin_2); //进行锁存 先开锁存器还是先给IO数据呢&#xff1f; 其实两个照现象来看的话都…

【FPGA】锁存器、触发器和寄存器

目录 一丶锁存器1.什么是锁存器2.锁存器工作原理3.锁存器优缺点 二丶触发器1.什么时触发器2.触发器工作原理3.代码实现 三丶寄存器四丶锁存器与触发器的区别 一丶锁存器 1.什么是锁存器 锁存器&#xff08;latch&#xff09;—对脉冲电平敏感&#xff0c;在时钟脉冲的电平作用…

寄存器与锁存器

一 原理解析 在数字电路中&#xff0c;通常采用存储单元与组合逻辑相结合的方式实现特定功能。这种存储单元一般采用双稳态原件构成。首先明确一下概念&#xff0c; 寄存器&#xff1a;边沿触发的存储元件 锁存器&#xff1a;电平敏感的器件 触发器&#xff1a;一般来说&#x…

锁存器,D触发器和寄存器的关系与区别

锁存器&#xff0c;D触发器和寄存器的关系与区别 文章目录 锁存器&#xff0c;D触发器和寄存器的关系与区别前言一、锁存器和D触发器二、锁存器构建D触发器三、什么是寄存器&#xff1f;四、总结五、参考资料 前言 数字IC设计里&#xff0c;常会出现锁存器&#xff0c;D触发器…

锁存器相关

2-1】基本双稳态电路 将两个非门G1和G2接成如图5.1.1所示的交叉耦合形式&#xff0c;则构成最基本的双稳态电路。 从图5.1.1所示电路的逻辑关系可知&#xff0c;若 Q0 &#xff0c;经非门G2反相&#xff0c;则 Q 1。Q反馈到G1输入端&#xff0c;又保证了 Q0 。 由于两个非门首…

数字电路中D触发器和D锁存器分别有什么作用?

用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路&#xff0c;或数字系统。由于它具有逻辑运算和逻辑处理功能&#xff0c;所以又称数字逻辑电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存…

锁存器

出处 http://blog.csdn.net/metalseed/article/details/8259255 by MetalSeed 本文要点 1&#xff1a;锁存器的主要作用 2&#xff1a;74HC573引脚图 3&#xff1a;74HC573电路连接及使用说明 锁存器辨析 所谓锁存器&#xff0c;就是输出端的状态不会随输入端的状态变化而变…

锁存器Latch和触发器Flip-flop的区别

锁存器Latch概述 锁存器&#xff08;Latch&#xff09;是一种对脉冲电平敏感的存储单元电路&#xff0c;它们可以在特定输入脉冲电平作用下改变状态。锁存&#xff0c;就是把信号暂存以维持某种电平状态。锁存器的最主要作用是缓存&#xff0c;其次完成高速的控制器与慢速的外…

Python 官方研讨会:彻底移除 GIL 真的可行么?

点击上方“Python爬虫与数据挖掘”&#xff0c;进行关注 回复“书籍”即可获赠Python从入门到进阶共10本电子书 今 日 鸡 汤 忽见陌头杨柳色&#xff0c;悔教夫婿觅封侯。 作者&#xff1a;Łukasz Langa 译者&#xff1a;豌豆花下猫&#xff0c;来源&#xff1a;Python猫 原文…

吴恩达:告别,大数据

编译丨维克多、王晔 来源丨AI科技评论 吴恩达是人工智能&#xff08;AI&#xff09;和机器学习领域国际最权威的学者之一&#xff0c;最近一年里&#xff0c;他一直在提“以数据为中心的AI”&#xff0c;希望将大家的目光从以模型为中心转向以数据为中心。 最近&#xff0c;在接…

2017年Python从入门到实战教程-徐培成-专题视频课程

2017年Python从入门到实战教程—5702人已学习 课程介绍 通过《2017年Python从入门到实战教程》这系列课程&#xff0c;大家可以掌握python开发。适合任何初级或者转行的人学习。 课程收益 徐培成老师通过通俗易懂的方式&#xff0c;让你彻底掌握Python&#xff0c;本教程适…

入门深度学习——基础知识总结(python代码实现)

入门深度学习——基础知识总结&#xff08;python代码实现&#xff09; 目前&#xff0c;AI基本上可以说是烂大街了。几乎什么都可以说使用了AI技术&#xff0c;听起来很拉风&#xff0c;很nb的样子。而其中目前最为火热的非深度学习&#xff08;Deep Learning&#xff09;莫属…